|
|
|
[µðÁöÅÐ³í¸®È¸·Î] ¸Þ¸ð¸®ÀÇ Á¾·ù¿Í µ¿ÀÛ |
|
|
|
|
|
|
|
|
Å°¿öµå : |
|
|
¼Ò°³±Û |
[µðÁöÅÐ³í¸®È¸·Î] ¸Þ¸ð¸®ÀÇ Á¾·ù¿Í µ¿ÀÛ |
¿ä¾à |
¢¹Â÷·Ê 1. ¸Þ¸ð¸®ÀÇ Á¤ÀÇ 2. ¸Þ¸ð¸®ÀÇ µ¿ÀÛ ¡Ü Address bus¿Í data bus ¡Ü ¸Þ¸ð¸®ÀÇ ÁÖ¼Ò 3. ¸Þ¸ð¸®ÀÇ ¼º´É Ç¥½Ã ¡Ü Access Time (tAC) ¡Ü Cycle Time (tCLK) 4. Memory Package ÇüÅÂ»ó ±¸ºÐ ¡Ü Simm°ú DIMM 1)SIMM ¨ç 30ÇÉ SIMM ¨è 72ÇÉ SIMM 2) DIMM 168ÇÉ DIMM 5. Memory ChipÀÇ ºÐ·ù ¡Ü RAM (Random Access Memory) 1) SRAM(Static Ram) - SRAMÀÇ Á¾·ù 2) DRAM(Dynamic RAM) - DRAMÀÇ µ¿ÀÛ¿¡ µû¸¥ ºÐ·ù ¡Ü ROM (Read Only Memory) - ROMÀÇ Á¾·ù 6. MemoryÀÇ µ¿ÀÛ¿ø¸® 1) Address bus¿Í Address 2) ¸Þ¸ð¸® ³»ºÎ µ¿ÀÛ 3) ´ë±â»óÅ (Wait State) 4) ¸Þ¸ð¸® ŸÀÌ¹Ö 5) FIFO(First-in-First-Out) 6) Æи®Æ¼¿Í ECC 7) ij½Ã ¸Þ¸ð¸® 8) °í¼Ó ¸Þ¸ð¸®
1. MemoryÀÇ Á¤ÀÇ ¸Þ¸ð¸®´Â µ¥ÀÌÅ͸¦ ±â¾ïÇÏ´Â ÀåÄ¡·Î¼ ¹ÝµµÃ¼ ĨÀº Å©°Ô ¸Þ¸ð¸®ºÐ¾ß¿Í ºñ ¸Þ¸ð¸® ºÐ¾ß·Î ³ª´¶´Ù. ¸Þ¸ð¸® ºÐ¾ß¿¡¼ ´ëÇ¥ÀûÀÎ °ÍÀº DRAMÀ¸·Î¼ ´ë·®»ý»êÀ» ÅëÇÑ ¿ø°¡Àý°¨À¸·Î »ó´ëÀûÀ¸·Î °¡°ÝÀÌ ½Î¸é¼µµ ¹ü¿ëÀ¸·Î »ç¿ëÇÒ ¼ö Àִ ĨÀÌ¸ç ºñ ¸Þ¸ð¸® ºÐ¾ß´Â ASICÀ¸·Î ¿øÇÏ´Â ±â´É¸¸À» Áý¾î³Ö¾î¼ Ưº°ÇÑ ÇÁ·Î¼¼¼¸¦ ¸¸µå´Â °ÍÀ¸·Î ´ëÇ¥ÀûÀÎ ¿¹°¡ CPUÀÌ´Ù. ¸Þ¸ð¸®´Â ÇÁ·Î¼¼¼°¡ »ç¿ëÇÏ´Â ÀÛ¾÷°ø°£ÀÎ µ¿½Ã¿¡ ÇÁ·Î¼¼¼¿¡ ÀÇÇؼ »ç¿ëÇÏ´Â µ¥ÀÌÅÍ ¹× ÇÁ·Î±×·¥ µîÀ» Àӽ÷ΠÀúÀåÇÏ´Â °ø°£À¸·Î À̵éÀÌ ¸ðµÎ ¸Þ¸ð¸® ¾È¿¡ Á¸ÀçÇÑ´Ù. ¸Þ¸ð¸®¿¡ ÀúÀåÇÏ´Â °ÍÀº ÀÓ½ÃÀûÀÎ °ÍÀ¸·Î °£ÁÖÇϴµ¥, ±× ÀÌÀ¯´Â ¸Þ¸ð¸® ¾È¿¡ µ¥ÀÌÅÍ¿Í ÇÁ·Î±×·¥µéÀÌ º¸Á¸µÇ±â À§Çؼ ÄÄÇ»ÅÍ¿¡ Àü¿øÀÌ °ø±ÞµÇ¾î ÀÖ¾î¾ß Çϱ⠶§¹®ÀÌ´Ù. ¸Þ¸ð¸®´Â Àü¿ø °ø±ÞÀÌ ²÷±â¸é ÀúÀåµÈ ³»¿ëÀ» ¸ðµÎ Àұ⠶§¹®¿¡ À̸¦ Èֹ߼ºÀ̶ó°í ÇÑ´Ù. µû¶ó¼ ÄÄÇ»Å͸¦ ²ô°Å³ª ¸®¼ÂÇϱâ Àü¿¡ µ¥ÀÌÅÍ¿¡ º¯µ¿ÀÌ »ý°å´Ù¸é ÈξÀ ´õ |
|
|
|
|
À§ Á¤º¸¹× °Ô½Ã¹° ³»¿ëÀÇ Áø½Ç¼º¿¡ ´ëÇÏ¿© º¸ÁõÇÏÁö ¾Æ´ÏÇϸç, ÇØ´ç Á¤º¸ ¹× °Ô½Ã¹° ÀúÀ۱ǰú ±âŸ ¹ýÀû Ã¥ÀÓÀº ÀÚ·á µî·ÏÀÚ¿¡°Ô ÀÖ½À´Ï´Ù. À§ Á¤º¸¹× °Ô½Ã¹° ³»¿ëÀÇ ºÒ¹ýÀû ÀÌ¿ë, ¹«´ÜÀüÀç¹× ¹èÆ÷´Â ±ÝÁöµÇ¾î ÀÖ½À´Ï´Ù. ÀúÀÛ±ÇħÇØ, ¸í¿¹ÈÑ¼Õ µî ºÐÀï¿ä¼Ò ¹ß°ß½Ã ÇÏ´ÜÀÇ ÀúÀÛ±Ç Ä§ÇØ½Å°í¸¦ ÀÌ¿ëÇØ Áֽñ⠹ٶø´Ï´Ù. |
|